Hot Search : Source embeded web remote control p2p game More...
Location : Home Search - altera
Search - altera - List
DL : 0
Altera usb blaster 资料
Update : 2008-10-13 Size : 84051 Publisher : 老苏

DL : 0
UART16550兼容的串行通讯控制器,Verilog语言描述,采用Altera Cyclone系列芯片实现FPGA综合,因为FIFO部分利用到内部资源实现。已经在某项目中成功应用,特此推出。
Update : 2008-10-13 Size : 10619 Publisher : David.Mr.Liu

DL : 0
分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这种方式只消耗不多的逻辑单元就可以达到对时钟操作的目的。 偶数倍分频:偶数倍分频应该是大家都比较熟悉的分频,通过计数器计数是完全可以实现的。如进行N倍偶数分频,那么可以通过由待分频的时钟触发计数器计数,当计数器从0计数到N/2-1时,输出时钟进行翻转,并给计数器一个复位信号,使得下一个时钟从零开始计数。以此循环下去。这种方法可以实现任意的偶数分频。
Update : 2008-10-13 Size : 1974 Publisher : 王子

altera公司max2系列开发板原理图,希望大家喜欢。
Update : 2008-10-13 Size : 241923 Publisher : cody

Altera公司调试CPLD/FPGA用的USBblaster的制作文档,很详细的,已经实践过,绝对没有问题
Update : 2008-10-13 Size : 2271606 Publisher : Xinzhong.Ding

Altera公司方针CPLD/FPGA的USBblaster制作所需要的驱动和说明文档,已试验成功!
Update : 2008-10-13 Size : 329364 Publisher : Xinzhong.Ding

DL : 0
现代通信系统要求通信距离远、通信容量大、传输质量好。作为其关键技术之一的调制解调技术一直是人们研究的一 个重要方向。讨论和仿真实现了基于FPGA的数字化DPSK调制解调系统。用Altera公司的FPGA开发平台Quartus II 3.0实现了一 个对基带信号的DPSK调制解调系统模型的仿真。
Update : 2008-10-13 Size : 446639 Publisher : zhanghuan

在ALTERA公司的EPM570上实现的电机脉冲算法,编码器反馈技术算法,已实际应用。
Update : 2008-10-13 Size : 1171117 Publisher : Xinzhong.Ding

这是一个由altera公司的人员在南京邮电大学培训是提供的一个例子。
Update : 2008-10-13 Size : 58382 Publisher : hjhua

altera的timing约束文档,很有帮助
Update : 2008-10-13 Size : 1386486 Publisher : back1202

Altera的NIOS2SOPC平台上的音乐播放的软件模板。 Quartus 2版本5.0 Nios2 IDE版本5.0 硬件平台自己根据软件构建
Update : 2008-10-13 Size : 2788 Publisher : zt g

Altera公司的NIOS2SOPC平台上的看门狗试验程序。 Quartus2软件版本5.0 NIOS2IDE软件版本5.0 硬件平台根据软件需求在Quartus2软件中构建
Update : 2008-10-13 Size : 2002 Publisher : zt g

Altera公司的NIOS2SOPC平台上的USB使用试验程序。 Quartus2软件版本5.0 NIOS2IDE软件版本5.0 硬件平台根据软件需求在Quartus2软件中构建。
Update : 2008-10-13 Size : 22906 Publisher : zt g

Altera公司的CORDIC开发包,用Verilog编写的,安装在Quartus相同目录中,里面有详细的开发说明。
Update : 2008-10-13 Size : 1356409 Publisher : YangJun

The example design provides a framework for rapid development of video and image processing designs using the library of parameterizable MegaCore® functions available in the Altera Video and Image Processing Suite.
Update : 2008-10-13 Size : 1208938 Publisher : 普林斯

DL : 0
利用Altera公司FPGA芯片,设计一个汽车尾灯控制器,实现对汽车尾灯显示状态的控制。 内容、要求: 1、汽车正向行驶,指示灯全灭。 2、右转,右侧三灯循环点亮。 3、左转,左侧三灯循环点亮 4、临时刹车,指示灯同时闪烁。 6故障停车时所有尾灯亮起。
Update : 2008-10-13 Size : 258300 Publisher : leo

DL : 0
VHDL源码其中“music_rom”使用FPGA厂商提供的工具生成的,如Altera的Quartus II 及其宏功能生成的这些文件。 另外,我们还希望实现以下功能: * 播放音乐时,在ROM的结尾处暂停 * \"fullnote\"值为0时,表示静音 所以我们将原来的程序的最后一行从
Update : 2008-10-13 Size : 929 Publisher : Sean

其中“music_rom”使用FPGA厂商提供的工具生成的,如Altera的Quartus II 及其宏功能生成的这些文件。 另外,我们还希望实现以下功能: * 播放音乐时,在ROM的结尾处暂停 所以我们将原来的程序的最后一行从
Update : 2008-10-13 Size : 1037 Publisher : Sean

使用Quartus II设计FPGA的应用设计实例  “\\Example-b3-1\\uart_regs\\src”目录下为设计源文件  “\\Example-b3-1\\uart_regs\\core”目录下为Altera的IP宏功能模块  “\\Example-b3-1\\uart_regs\\sim\\funcsim”目录下为功能仿真文件  “\\Example-b3-1\\uart_regs\\sim\\parsim”目录下为时序仿真文件  “\\Example-b3-1\\uart_regs\\dev”目录下为工程文件(包含了约束、综合、布局布线的过程文件和结果文件)
Update : 2008-10-13 Size : 397883 Publisher : king

Altera基本宏功能应用设计实例  “\\Example-b4-1\\Project”目录下为设计工程  “\\Example-b4-1\\Solution”目录下为正确的解决方案,仅供读者参考
Update : 2008-10-13 Size : 303212 Publisher : king
« 1 2 ... 45 46 47 48 49 50»
DSSZ is the largest source code store in internet!
Contact us :
1999-2046 DSSZ All Rights Reserved.